首页 > 媒体生活 > 媒体生活 > 如何从处理器和加速器内核中榨取最大性能?

如何从处理器和加速器内核中榨取最大性能?

发布时间:2024-06-02 16:31:47

利用缓存增强低成本、上一代或中端的 SoC。

 

一些设计团队在创建片上系统(SoC)设备时,有幸能够使用最新和最先进的技术节点,并且拥有相对不受限制的预算来从可信的第三方供应商那里获取知识产权(IP)模块。然而,许多工程师并没有这么幸运。对于每一个“不惜一切代价”的项目,都有一千个“在有限预算下尽你所能”的对应项目。

一种从成本较低、早期代、中档处理器和加速器核心中挤出最大性能的方法是,明智地应用缓存。

 

削减成本

图1展示了一个典型的成本意识SoC场景的简化示例。尽管SoC可能由许多IP组成,但这里为了清晰起见,只展示了三个。

 

图 1

SoC内部IP之间连接的主要技术是网络片上(NoC)互连IP。这可以被看作是一个跨越整个设备的IP。图1中展示的例子可以假定为一个非缓存一致性场景。在这种情况下,任何一致性需求将由软件处理。

假设SoC的时钟运行在1GHz。假设一个基于精简指令集计算机(RISC)架构的中央处理单元(CPU)运行一个典型指令将消耗一个时钟周期。然而,访问外部DRAM内存可能需要100到200个处理器时钟周期(为了本文的目的,我们将这个平均为150个周期)。这意味着,如果CPU没有一级(L1)缓存,并且通过NoC和DDR内存控制器直接连接到DRAM,那么每个指令将消耗150个处理器时钟周期,导致CPU利用率仅为1/150 = 0.67%。

这就是为什么CPU以及一些加速器和其他IP使用缓存内存来提高处理器利用率和应用程序性能。缓存概念基于的基本原理是局部性原则。这个观点是,在任何给定时间,只有一小部分主内存被使用,而且那个空间中的位置被多次访问。主要是由于循环、嵌套循环和子程序,指令及其相关数据经历时间、空间和顺序局部性。这意味着,一旦一块指令和数据从主内存复制到IP的缓存中,IP通常会反复访问它们。

当今高端CPU IP通常至少有一个一级(L1)和二级(L2)缓存,它们通常还有一个三级(L3)缓存。此外,一些加速器IP,如图形处理单元(GPU)通常有自己的内部缓存。然而,这些最新一代的高端IP的价格通常比上一代中档产品高出5倍到10倍。因此,正如图1所示,一个注重成本的SoC中的CPU可能只配备了一个L1缓存。

更深入地考虑CPU及其L1缓存。当CPU在其缓存中请求某物时,结果被称为缓存命中。由于L1缓存通常以与处理器核心相同的速度运行,因此缓存命中将在单个处理器时钟周期内处理。相比之下,如果请求的数据不在缓存中,结果称为缓存未命中,将需要访问主内存,这将消耗150个处理器时钟周期。

现在考虑运行1,000,000条指令。如果缓存足够大以包含整个程序,那么这将只消耗1,000,000个时钟周期,从而实现100%的CPU效率。

不幸的是,中档CPU中的L1缓存通常只有16KB到64KB的大小。如果我们假设95%的缓存命中率,那么我们的1,000,000条指令中的950,000条将需要一个处理器时钟周期。其余的50,000条指令每条将消耗150个时钟周期。因此,这种情况下的CPU效率可以计算为1,000,000/((950,000 * 1) + (50,000 * 150)) = ~12%。

 

提升性能

提高注重成本SoC性能的一种成本效益高的方式是添加缓存IP。例如,Arteris的CodaCache是一个可配置的、独立的非一致性缓存IP。每个CodaCache实例可以高达8MB,并且可以在同一个SoC中实例化多个副本,如图2所示。

 

图2

本文的目的并不是建议每个IP都应该配备一个CodaCache。图2仅旨在提供潜在CodaCache部署的示例。

如果一个CodaCache实例与一个IP关联,它被称为专用缓存(DC)。或者,如果一个CodaCache实例与一个DDR内存控制器关联,它被称为末级缓存(LLC)。DC将加速与其关联的IP的性能,而LLC将增强整个SoC的性能。

作为我们可能期望的性能提升类型的一个示例,考虑图2中显示的CPU。让我们假设与这个IP关联的CodaCache DC实例以处理器速度的一半运行,并且对这个缓存的任何访问消耗20个处理器时钟周期。如果我们还假设这个DC有95%的缓存命中率,那么对于1,000,000条指令——我们的整体CPU+L1+DC效率可以计算为1,000,000/((950,000 * 1) + (47,500 * 20) + (2,500 * 150)) = ~44%。这是一个~273%的性能提升!

 

结论

过去,嵌入式程序员喜欢挑战,尽可能从时钟速度低、内存资源有限的小处理器中挤出最高性能。事实上,计算机杂志通常会向读者提出挑战,例如:“谁能在处理器Y上使用最少的时钟周期和最小的内存量执行任务X?”

今天,许多SoC开发者喜欢挑战,尽可能从他们的设计中挤出最高性能,特别是如果他们被限制使用性能较低的中档IP。部署CodaCache IP作为专用和末级缓存,为工程师提供了一种负担得起的方式来提升他们注重成本的SoC的性能

媒体生活更多>>

三星Galaxy S26系列正式发布:影像全面升级,搭载防窥屏幕 Aliro 1.0智能门禁标准亮相:让iPhone 17等手机变“万能钥匙” 魅族官宣战略转型:暂停国内手机新产品自研硬件项目,专注Flyme软件生态赋能 Now is Your Run:华为Mate 80 Pro重返海外中国科技领全球赛场 移动办公旦用难回 OPPO Find N6支持AI手写笔 英伟达黄仁勋评太空数据中心:没有空气流动,需要相当大的散热器 美团、淘宝、京东齐发声!响应外卖新规,联合骑手整治虚假店铺 万人大厂宣布裁员 40%:利润在涨,人却多余了 谷歌版的“豆包手机”来了 瑞士工程科技公司Lightium研发量产级薄膜铌酸锂光子芯片代工服务,实现光子芯片规模化量产 英特尔发布24.20.0无线驱动:新增支持BE211/BE213网卡 3nm AI网络芯片来了!102.4Tbps带宽,专为Agent时代设计 最强天玑旗舰蓄势待发!联发科天玑9600 9月亮相 Intel新CEO重磅警告:内存比算力更紧缺!芯片战争真正瓶颈首次曝光 韩国砸1兆韩元入局!目标五年内做出10款国产AI芯片 联想YOGA Air 14 Aura AI元启版笔记本新增U5-228V,7999元 HKC推出“G27M5Pro”27英寸显示器,1699元 树莓派因内存涨价再度上调产品价格 最高加价60美元 OPPO Find N6手机通过阿联酋TDRA认证,海外有望近期上市 加了风扇和肩键就叫Ultra?红魔姜超称游戏手机天花板必须足够高 REDMI Turbo 5标准版销量大增 卢伟冰:很多用户非常认可中尺寸、精致设计 阿里千问放大招!30亿请全国人民“吃喝玩乐” “隐身”的腾讯云,不想当第一 机器人1小时可检测200米排水管道 消息称大疆“换壳”突围,Osmo Nano变身Xtra ATTO布局北美 REDMI Turbo 5 Max官宣兼容PPS协议: 支持百瓦快充与反向充电 华硕无畏Pro 16 2026上架:酷睿Ultra 300与锐龙AI9 H465对决 NVIDIA N1X Arm笔记本芯片方案曝光:20核CPU配RTX级独显 最快今年一季度登场 小米18标准版大提升!玄戒O2曝光 消息称苹果iPhone 18 Pro手机“左上角打孔”系误传